日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 電源與新能源 > 設計應用 > 一種低電壓低靜態(tài)電流LDO的電路設計(二)

          一種低電壓低靜態(tài)電流LDO的電路設計(二)

          作者: 時間:2013-04-26 來源:網(wǎng)絡 收藏

          暫態(tài)輸出電壓變化如圖5所示,當負載電流從0~30 mA瞬態(tài)變化時,輸出電壓變化最大僅為9 mV.

          4 結語

          本文給出了一種低電壓1.14 V、低靜態(tài)電流1.7 μA 的LDO,通過將帶隙基準電壓源與誤差放大器合二為一獲得精簡結構的LDO.

          因此實現(xiàn)了低靜態(tài)電流消耗,同時獲得較好的暫態(tài)輸出電壓性能,最大暫態(tài)電壓變化僅為9 mV.


          上一頁 1 2 下一頁

          關鍵詞: 驅動

          評論


          相關推薦

          技術專區(qū)

          關閉