日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 高速數(shù)據(jù)采集系統(tǒng)中精確時標的CPLD實現(xiàn)方法

          高速數(shù)據(jù)采集系統(tǒng)中精確時標的CPLD實現(xiàn)方法

          作者: 時間:2011-04-06 來源:網絡 收藏


          其仿真結果如圖2所示。

          本文引用地址:http://yuyingmama.com.cn/article/150888.htm


          4 結論
          本文對中的采集數(shù)據(jù)貼上時間標簽的進行了詳細地敘述和仿真,得出如下結論:
          (a) 假設AD轉換器件的轉換頻率為5MHz,則本能為存入靜態(tài)RAM中的轉換數(shù)據(jù)貼上精度為0.2μs的時間標簽。
          (b) 通過復雜可編程邏輯器件()間接地了“低速”的單片機系統(tǒng)的實時監(jiān)視。


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉