日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > PCI9656實現(xiàn)與CPCI總線通信的雷達信號處理板

          PCI9656實現(xiàn)與CPCI總線通信的雷達信號處理板

          作者: 時間:2011-09-11 來源:網(wǎng)絡 收藏
          3.2 寫DSP

          本文引用地址:http://yuyingmama.com.cn/article/150233.htm

            (1)使LHOLD變高申請局部控制權(quán);FPGA檢測到后,立即回應使LHOLDA變高告知局部申請成功。PCI9656使ADS變低、LW/R變高,然后發(fā)送主機地址;FPGAl根據(jù)高位地址譯碼生成DSP片選信號,根據(jù)LW/R將主機接口配置為寫方式,同時使能PCI9656的READY。

            (2)PCI9656檢測到READY后,將數(shù)據(jù)寫入雙口RAM。數(shù)據(jù)傳輸完畢后PCI9656使READY無效,收回LHOLD;FPGAl接著撤消LHOLDA。

            (3)FPGAl向相應的DSP發(fā)出HBR和WRL申請控制權(quán)并請求對DSP寫數(shù)據(jù)操作,DSP檢測到信號返回HBG和ACK。FPGAl檢測到ACK信號后,開始將雙口RAM中的數(shù)據(jù)發(fā)送給DSP。數(shù)據(jù)傳輸完畢后FPGA使WRL無效,撤銷HBR;DSP接著撤銷HBG和ACK。此次寫操作完成。

            4 結(jié) 語

            提出的基于總線的高速通用板設計,繼承了總線可靠、可擴展、通用性強的特點。PCI9656橋芯片和FPGAl邏輯轉(zhuǎn)換芯片板外主機對DSP的訪問。通過FPGA2將Rocket_IO口與DSP的LinkPort口互聯(lián)數(shù)據(jù)的高速傳輸。


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉