日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 測試測量 > 新品快遞 > 科利登端對端6.4Gbps高速總線解決方案

          科利登端對端6.4Gbps高速總線解決方案

          ——
          作者: 時間:2006-03-10 來源: 收藏
          2月7日,科利登推出兩款新的測試選件,D-6436和D-6408,進一步豐富其6.4Gbps高速芯片測試產品系列。D-6436主要針對于高達6.4Gbps速度的芯片調試和量產測試而設計,采用了SERDES(并串串并轉換)-per-pin架構,從而能支持那些現存的或即將出現的總線協議如PCI Express,XAUI,FB-DIMM,PCIe 2以及總線測試中的不確定性操作。每個選件有36對差分通道,其中4對能配置為源同步時鐘。它還有一個128Mb深度的捕獲存儲器,能在多時域條件下使用。每個管腳都支持嵌入時鐘,源同步時鐘前送或測試儀同步模式來真正模擬芯片的運行模式。 
              D-6408能提供6.4Gbps下的完全產分輸出和輸入。依靠專利的sequencer-per-pin
          時序靈活性,各個管腳之間的邊沿放置精度能達到+/- 20 ps, 還能提供時鐘前向源同步模式和傳統(tǒng)的并行總線測試能力,從而支持下一代的HyperTransport 和PCIe總線。D-6408能提供極好的精度和可重復性,因而能快速可靠地應用于新產品的特征參數分析。 



          關鍵詞:

          評論


          相關推薦

          技術專區(qū)

          關閉