日本a√视频在线,久久青青亚洲国产,亚洲一区欧美二区,免费g片在线观看网站

        <style id="k3y6c"><u id="k3y6c"></u></style>
        <s id="k3y6c"></s>
        <mark id="k3y6c"></mark>
          
          

          <mark id="k3y6c"></mark>

          新聞中心

          EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > ADF4108在寬帶X波段頻率合成器中的應(yīng)用

          ADF4108在寬帶X波段頻率合成器中的應(yīng)用

          作者:高建平 中國人民解放軍92854部隊 通信雷達(dá)聲納修理廠 時間:2010-03-17 來源:電子產(chǎn)品世界 收藏

            優(yōu)化設(shè)計及仿真

          本文引用地址:http://yuyingmama.com.cn/article/107008.htm

            為了實現(xiàn)X波段的微波頻率合成器,設(shè)計時可以選用與外部VCO和環(huán)路濾波器來進(jìn)行設(shè)計。由于受到芯片頻帶的限制,通常在芯片基礎(chǔ)上需增加一個固定分頻器,通常稱之為固定前置分頻式單環(huán)頻率合成器,以便降低RFIN的輸入頻率。該方案的具體電路結(jié)構(gòu)原理如圖3所示。

            本設(shè)計將采用另外方法即外加混頻器進(jìn)行下混頻方案,該設(shè)計保證了PLL系統(tǒng)中全相參且不引入前置分頻器的電源噪聲,同時還降低了的RFIN,稱之為雙環(huán)混頻式鎖相環(huán)頻率合成器,該方案具體電路結(jié)構(gòu)原理如圖4所示(圖4中R為倍頻次數(shù))。

            有一個簡單的SPI可兼容串聯(lián)讀寫接口,CLK、DATA和LE可控制數(shù)據(jù)傳輸,當(dāng)LE(latch enable)為高電平時,在CLK的每個上升沿,已鎖入輸入內(nèi)存的24 位數(shù)將被送入合適的緩存器。該系統(tǒng)工作速度是納秒級。這比有幾百微秒的鎖定時間的典型系統(tǒng)更能滿足要求,從而提高了鎖相環(huán)的鎖定速度。本設(shè)計采用CPLD進(jìn)行控制,CPLD芯片中XC95288XL最快工作時間為10ns,并且具有較多的宏單元,可以快速實現(xiàn)對芯片的。混頻器選用成都亞光的HSPK68C,壓控振蕩器選用十三所的HE832K1,輸入采用進(jìn)口的100MHz晶振,其可達(dá)-155dBc/Hz/kHz,100MHz的晶振經(jīng)過二功分后,一路信號給梳譜發(fā)生器倍頻使其產(chǎn)生C波段信號,另外一路送ADF4108作為參考源頻率。該方案的具體電原理圖見圖5。

          低通濾波器相關(guān)文章:低通濾波器原理


          分頻器相關(guān)文章:分頻器原理
          鑒相器相關(guān)文章:鑒相器原理
          晶振相關(guān)文章:晶振原理
          鎖相環(huán)相關(guān)文章:鎖相環(huán)原理


          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉